Star元晶算 publie la feuille de route pour la puce de 1 nm

Récemment, Xingyuan Jing Suan a officiellement publié une feuille de route technologique pour des puces de calcul à haute efficacité énergétique intégrant une architecture hétérogène avancée en 1 nm, visant 2030.
L’objectif à long terme est d’atteindre une puissance de calcul équivalente à 10 térawatts (TW) par an d’ici 2030, en utilisant la combinaison de la haute efficacité intrinsèque des matériaux bidimensionnels et de l’emballage avancé.
Cela vise à réaliser une sortie de puissance équivalente à 10 térawatts avec une taille physique plus petite, dépassant de plusieurs générations les usines en silicium traditionnelles en termes de rapport énergie-production.
Parmi les plans, la majorité de la puissance de calcul sera déployée dans des nœuds de calcul spatiaux, offrant un support en temps réel aux dispositifs mondiaux via une liaison terrestre-spatiale coordonnée.

Voir l'original
Cette page peut inclure du contenu de tiers fourni à des fins d'information uniquement. Gate ne garantit ni l'exactitude ni la validité de ces contenus, n’endosse pas les opinions exprimées, et ne fournit aucun conseil financier ou professionnel à travers ces informations. Voir la section Avertissement pour plus de détails.
  • Récompense
  • Commentaire
  • Reposter
  • Partager
Commentaire
Ajouter un commentaire
Ajouter un commentaire
Aucun commentaire
  • Épingler